Reverse operands order in store co-processor instructions.
authorTomer Levi <Tomer.Levi@nsc.com>
Mon, 25 Oct 2004 09:36:06 +0000 (09:36 +0000)
committerTomer Levi <Tomer.Levi@nsc.com>
Mon, 25 Oct 2004 09:36:06 +0000 (09:36 +0000)
gas/testsuite/gas/crx/cop_insn.d
gas/testsuite/gas/crx/cop_insn.s

index 9108f1e652dada072ba7f0b1fe306c527b62b0a7..bdef7008e9211f25877607db2c49a7d35b1a54b3 100644 (file)
@@ -22,13 +22,13 @@ Disassembly of section .text:
   10:  11 30 38 34     ldcr    \$0x1, r3, c8
 
 00000014 <stcr>:
-  14:  12 30 4b 35     stcr    \$0x2, r4, c11
+  14:  12 30 b4 35     stcr    \$0x2, c11, r4
 
 00000018 <ldcsr>:
   18:  14 30 6c 36     ldcsr   \$0x4, r6, cs12
 
 0000001c <stcsr>:
-  1c:  17 30 dd 37     stcsr   \$0x7, r13, cs13
+  1c:  17 30 ad 37     stcsr   \$0x7, cs10, r13
 
 00000020 <loadmcr>:
   20:  13 31 01 30     loadmcr \$0x3, r1, {c2,c3,c5}
index 1415cffd5b4ba929faf33e2ce0ec381f96a9dda4..70aec5691f61b7dc976ba0ebf11d788f615a1155 100644 (file)
@@ -26,7 +26,7 @@ ldcr $1, r3, c8
 
        .global stcr
 stcr:
-stcr $2, r4, c11
+stcr $2, c11, r4
 
        .global ldcsr
 ldcsr:
@@ -34,7 +34,7 @@ ldcsr $4, r6, cs12
 
        .global stcsr
 stcsr:
-stcsr $7, r13, cs13
+stcsr $7, cs10, r13
 
        .global loadmcr
 loadmcr:
This page took 0.027875 seconds and 4 git commands to generate.