* config/tc-mips.c (mips_pseudo_table): Add "insn".
[deliverable/binutils-gdb.git] / gas / ChangeLog
index 4b5865e398ad2cc173afc2dfeb18cfdd856bdf66..0afe16e9348d2301fdb73dc2eb10de59d1c67b6e 100644 (file)
@@ -1,3 +1,586 @@
+Wed Feb 12 14:36:29 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (mips_pseudo_table): Add "insn".
+       (s_insn): New static function.
+       * doc/c-mips.texi: Document .insn.
+
+       * config/tc-mips.c (md_begin): Add the general registers to the
+       symbol table.
+       (mips16_ip): First parse the expression, and then see whether it
+       came up with a register, rather than trying to first see whether
+       we are looking at a register.
+
+start-sanitize-tic80
+Tue Feb 11 15:13:39 1997  Fred Fish  <fnf@cygnus.com>
+
+       * config/tc-tic80.c: Numerous changes and additions to flesh
+       out functions that were previously just stubs, and fix some
+       problems found using the new TIc80 testsuite cases.
+
+end-sanitize-tic80
+Tue Feb 11 15:52:22 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (mips16_ip): Handle %gprel modifier.
+       (md_apply_fix): Handle BFD_RELOC_MIPS16_GPREL.
+
+       * config/tc-mips.c (append_insn): Output jump instruction as a
+       pair of 2 byte instructions, rather than as a single 4 byte
+       instruction.
+
+start-sanitize-r5900
+       * config/tc-mips.c (md_begin): Correct test of mips_5900.
+       (mips_ip): Don't check INSN_ISA for a macro.
+
+end-sanitize-r5900
+start-sanitize-r5900
+Fri Feb  7 11:11:06 1997  Gavin Koch  <gavin@cygnus.com>
+        
+        * config/tc-mips.c: added r5900.
+        
+end-sanitize-r5900
+Mon Feb 10 22:06:00 1997  Dawn Perchik  (dawn@cygnus.com)
+
+       * itbl-ops.c, itbl-lex.l, itbl-parse.y, itbl-ops.h,
+       config/itbl-mips.h: Add copyright message and fix indentation.
+
+Mon Feb 10 18:09:00 1997  Dawn Perchik  (dawn@cygnus.com)
+
+       * itbl-ops.c: New file.  Add support for dynamically read 
+       instruction registers, opcodes and formats.  Build internal table 
+       for new instructions and provide callbacks for assembler and 
+       disassembler.
+       * itbl-lex.l, itbl-parse.y: Lex and yacc parsers for instruction 
+       spec table.
+       * itbl-ops.h: New file.  Header file for itbl support.
+       * config/itbl-mips.h: New file.  Mips specific definitions for
+       itbl support.
+
+Fri Feb  7 09:52:34 1997  Jeffrey A Law  (law@cygnus.com)
+
+       * config/tc-mn10200.c (md_assemble): If a constant operand won't
+       fit into the constant field of a relaxable operand, then it does
+       not match.
+
+Thu Feb  6 20:08:12 1997  Jeffrey A Law  (law@cygnus.com)
+
+       * config/tc-mn10200.c (md_estimate_size_before_relax): Treat
+       a jsr target in a different section just like a jsr to
+       an undefined target.
+
+Thu Feb  6 16:52:57 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (mips_fix_adjustable): Don't adjust relocations
+       against any mips16 symbols, not just externally visible ones.
+       (md_apply_fix): Corresponding change.
+
+Wed Feb  5 11:11:06 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (mips16_ip): Accept floating point registers in
+       the operand of the exit instruction.
+
+Tue Feb  4 14:12:39 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * symbols.c (resolve_symbol_value): If we leave an equated symbol
+       as O_symbol, copy over the segment.
+
+Mon Feb  3 12:35:54 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (md_apply_fix): If we aren't adjusting this
+       fixup to be against the section symbol, adjust the value
+       accordingly.
+
+       * symbols.c (resolve_symbol_value): Don't change X_add_number for
+       an equated symbol.
+       * write.c (write_relocs): Avoid looping on equated symbols.
+       Adjust fx_offset by X_add_number for each symbol.
+       * config/obj-coff.c (do_relocs_for): Avoid looping on equated
+       symbols.
+       (fixup_segment): Add a loop to track down equated symbols and
+       adjust fx_offset appropriately.
+
+Fri Jan 31 15:21:02 1997  Jeffrey A Law  (law@cygnus.com)
+
+       * config/tc-mn10200.c (md_relax_table): Add entries to allow
+       jmp -> bra relaxing.
+       (md_convert_frag): Handle jmp->bra relaxing.
+       (md_assemble): Handle jmp->bra relaxing.
+       (md_estimate_size_before_relax): Likewise.
+
+Fri Jan 31 13:15:05 1997  Alan Modra  <alan@spri.levels.unisa.edu.au>
+
+       * config/tc-i386.c (i386_align_code): Add comments explaining the
+       nop instructions.
+
+Fri Jan 31 10:46:14 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-sparc.c (enforce_aligned_data): New static variable.
+       (sparc_cons_align): Don't do anything unless enforce_aligned_data
+       is set.
+       (md_longopts): Add "enforce-aligned-data".
+       (md_show_usage): Mention --enforce-aligned-data.
+       * doc/c-sparc.texi (Sparc-Aligned-Data): New node; document
+       enforce-aligned-data.
+
+       * config/tc-ppc.c (md_pseudo_table): If OBJ_XCOFF, add "long",
+       "word", and "short".
+       (ppc_xcoff_cons): New static function.
+
+       * write.c (relax_segment): Give an error if a .space symbol is
+       common or undefined.
+
+       * read.c (read_a_source_file): Don't handle mri_pending_align if
+       the handler is s_globl or s_ignore.
+
+Thu Jan 30 11:46:59 1997  Fred Fish  <fnf@cygnus.com>
+
+       * config/tc-d10v.c (find_opcode): Remove unused variable "numops".
+start-sanitize-tic80
+       * config/tc-tic80.c: Many additions to previous placeholder file.
+       * config/tc-tic80.h: Ditto.
+end-sanitize-tic80
+
+Thu Jan 30 12:28:18 1997  Alan Modra  <alan@spri.levels.unisa.edu.au>
+
+       * config/tc-i386.c (i386_align_code): Improve the nop patterns.
+
+Thu Jan 30 12:08:40 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (mips_fix_adjustable): New function.
+       * config/tc-mips.h (tc_fix_adjustable): Call mips_fix_adjustable.
+       (mips_fix_adjustable): Declare.
+
+       Ideas from Srinivas Addagarla <srinivas@cdotd.ernet.in>:
+       * read.c (read_a_source_file): After doing an mri_pending_align,
+       adjust the line_label if there is one.
+       (s_space): Set mri_pending_align if an odd number of bytes were
+       output.
+
+start-sanitize-d10v
+Wed Jan 29 15:31:12 1997  Martin M. Hunt  <hunt@pizza.cygnus.com>
+
+       * config/tc-d10v.h (md_do_align): Add this hook to call
+       d10v_cleanup() when a ".align" is detected.  Fixes PR11487.
+
+       * config/tc-d10v.c (find_opcode): Correctly calculate
+       branch displacement when .aligns are present.
+
+end-sanitize-d10v      
+Wed Jan 29 09:42:11 1997  Jeffrey A Law  (law@cygnus.com)
+
+       * config/tc-mn10200.c (md_relax_table): Define.
+       (md_convert_frag): Implement.
+       (md_assemble): Handle relaxable operands/instructions correctly.
+       (md_estimate_size_before_relax): Implement.
+       * config/tc-mn10200.h (TC_GENERIC_RELAX_TABLE): Define.
+
+Tue Jan 28 15:27:28 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (append_insn): Give an error for jumps to a
+       misaligned address.
+       (md_apply_fix): Make a branch to an odd address an error rather
+       than a warning.
+
+       * config/tc-mips.c (md_convert_frag): If the user explicitly
+       requested an extended opcode, pass warn as true to mips16_immed.
+
+       * config/tc-mips.c (mips16_ip): Handle a missing expression like
+       an explicit 0, so that explicitly extended instructions work
+       correctly.
+
+Mon Jan 27 17:41:20 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * ecoff.c (ecoff_build_symbols): Don't generate a local ECOFF
+       symbol for a common symbol.
+
+Wed Jan 22 10:39:39 1997  Doug Evans  <dje@canuck.cygnus.com>
+
+       Patch presumed to have been checked in awhile ago but wasn't.
+       Mon Nov 25 10:45:14 1996  Doug Evans  <dje@seba.cygnus.com>
+       * write.c: Delete "ifndef md_relax_frag" around is_dnrange.
+       (relax_segment, case rs_org): Move code inside braces.  Move locals
+       target,after inside too.
+       (relax_segment, case rs_machine_dependent): Guts moved to ...
+       (relax_frag): New function.
+       Call md_prepare_relax_scan if defined.
+
+Mon Jan 20 10:56:47 1997  Andreas Schwab  <schwab@issan.informatik.uni-dortmund.de>
+
+       * config/tc-m68k.c (m68k_ip): Reject pc-relative addresses for the
+       'p' operand specifier.
+
+Mon Jan 20 10:39:36 1997  J.T. Conklin  <jtc@cygnus.com>
+
+       * config/tc-m68k.c (HAVE_LONG_BRANCH): New macro, returns true for
+       m68k family cpus which support long branch addressing modes.
+       (m68k_ip, md_convert_frag_1, md_estimate_size_before_relax,
+       md_create_long_jump): Use it.
+
+Mon Jan 20 12:42:06 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (md_begin): Don't set SEC_ALLOC or SEC_LOAD for
+       the .reginfo or .MIPS.options section if configured for an
+       embedded target.
+
+       * config/tc-mips.c (md_begin): Don't set interlocks for
+       mips_4650.
+
+Wed Jan 15 13:51:50 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * read.c (read_a_source_file): Make sure the symbol ends with
+       whitespace before checking whether the next character is '='.
+
+Tue Jan 14 15:07:27 1997  Robert Lipe <robertl@dgii.com>
+
+       * config/tc-i386.c (sco_id): Moved from here...
+       * config/obj-elf.c (sco_id): ...to here.  Adding the identifier
+       really is an SCO ELF specific thing, not just a SCO x86 specific
+       thing.
+
+start-sanitize-tic80
+Mon Jan 13 22:43:01 1997  Michael Meissner  <meissner@tiktok.cygnus.com>
+
+       * configure.in (tic80-*-*): Don't require 'coff'.
+       * configure: Regenerate.
+
+end-sanitize-tic80
+Thu Jan  9 09:08:43 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * read.c (emit_expr): Check for overflow of a negative value
+       correctly.
+       * write.c (fixup_segment): Likewise.
+       * config/obj-coff.c (fixup_segment): Likewise.
+
+       * config/tc-m68k.c (struct label_line): Define.
+       (labels, current_label): New static variables.
+       (md_assemble): Mark current_label as text, and clear it.
+       (m68k_frob_label): New function.
+       (m68k_flush_pending_output): New function.
+       (m68k_frob_symbol): New function.
+       * config/tc-m68k.h (tc_frob_label): Define.
+       (md_flush_pending_output): Define.
+       (tc_frob_symbol): Don't warn, just call m68k_frob_symbol.
+       (tc_frob_coff_symbol): Likewise.
+
+       * read.c (read_a_source_file): When defining a macro in MRI mode,
+       don't add the symbol to the symbol table.
+
+Tue Jan  7 11:21:42 1997  Jeffrey A Law  (law@cygnus.com)
+
+       * config/tc-mn10300.c (tc_gen_reloc): Handle sym1-sym2 fixups
+       here since fixup_segment doesn't (linkrelax is set).
+       * config/tc-mn10200.c (tc_gen_reloc): Likewise.
+
+Mon Jan  6 15:19:32 1997  Jeffrey A Law  (law@cygnus.com)
+
+       * config/tc-mn10200.c (md_assemble): Tweak fx_offset for pc-relative
+       relocs.
+
+Fri Jan  3 16:47:08 1997  Jeffrey A Law  (law@cygnus.com)
+
+       * config/tc-hppa.c (struct hppa_fix_struct): Tweak fx_r_field's type
+       to avoid warnings with the native HP compiler.
+       (fix_new_hppa): Similarly for the r_type argument.
+       (pa_build_unwind_subspace, hppa_elf_mark_end_of_function): Enclose
+       in an #if OBJ_ELF to keep gcc -Wall quiet.
+       (md_apply_fix): Always initialize "result".
+
+       * config/tc-mn10200.c (md_assemble): Generate relocations.
+
+Fri Jan  3 18:17:23 1997  Andreas Schwab  <schwab@issan.informatik.uni-dortmund.de>
+
+       * config/tc-m68k.c (s_even): Adjust the alignment of the current
+       section.
+
+Fri Jan  3 17:10:33 1997  Richard Henderson  <rth@tamu.edu>
+
+       * config/obj-elf.c (elf_file_symbol): When using ECOFF debugging,
+       pass on the new file hook.
+
+       * config/tc-alpha.c (alpha_fix_adjustable): Not quite the same as
+       !alpha_force_relocation, as local LITERALs can be adjusted to be
+       relative to the section.
+
+Fri Jan  3 12:09:24 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/obj-coff.c (yank_symbols): If tc_frob_coff_symbol is
+       defined, call it.
+       * config/tc-m68k.h (tc_frob_symbol): Check whether text label is
+       aligned to odd boundary.
+       (tc_frob_coff_symbol): Define.
+
+       * doc/as.texinfo (Set): Change parenthesized @xref to @pxref.
+
+       * macro.c (macro_expand_body): In MRI mode, just copy a single &.
+
+       * config/tc-m68k.c (m68k_ip): Call frag_grow before adding a
+       PCINDEX frag.  From Ronald F. Guilmette <rfg@monkeys.com>.
+
+       * config/tc-m68k.c (m68k_ip): Accept 'B' as a size for an
+       immediate value.
+       (md_assemble): If the size is 'B', set fx_signed.
+       (md_apply_fix_2): Use fx_signed when checking for overflow.
+
+       * write.h (struct fix): Add fx_signed field.
+       * write.c (fix_new_internal): Initialize fx_no_overflow and
+       fx_signed fields.
+       (fixup_segment): Use fx_signed when checking for overflow.
+       * config/obj-coff.c (fixup_segment): Check fx_no_overflow and
+       fx_signed when checking for overflow.
+
+Thu Jan  2 13:37:29 1997  Ian Lance Taylor  <ian@cygnus.com>
+
+       * NOTES, NOTES.config: Removed.  These are rarely, if ever,
+       updated, and all the useful information is in doc/internals.texi.
+
+       Based on patch from Ronald F. Guilmette <rfg@monkeys.com>:
+       * read.c (read_a_source_file): Check for conditional operators
+       before doing an MRI pending alignment.
+       * config/tc-m68k.h (m68k_conditional_pseudoop): Declare.
+       (tc_conditional_pseudop): Define.
+       * config/tc-m68k.c (m68k_conditional_pseudop): New function.
+       * doc/internals.texi (CPU backend): Describe
+       tc_conditional_pseudoop.
+
+       Based on patch from Ronald F. Guilmette <rfg@monkeys.com>:
+       * config/tc-m68k.c (m68k_rel32_from_cmdline): New static
+       variable.
+       (md_begin): Check m68k_rel32_from_cmdline before setting
+       m68k_rel32.
+       (m68k_mri_mode_change): Likewise.
+       (md_longopts): Add --disp-size-default-16 and
+       --disp-size-default-32.
+       (md_parse_option): Handle new options.
+       (md_show_usage): Mention new options.
+       * doc/c-m68k.texi (M68K-Opts): Document new options.
+
+       Based on patch from Ronald F. Guilmette <rfg@monkeys.com>:
+       * config/tc-m68k.c (m68k_index_width_default): New static
+       variable.
+       (m68k_ip): Use m68k_index_width_default to set the size of a base
+       register whose size was not given.
+       (md_longopts): Add --base-size-default-16 and
+       --base-size-default-32.
+       (md_parse_option): Handle new options.
+       (md_show_usage): Mention new options.
+       * doc/c-m68k.texi (M68K-Opts): Document new options.
+
+       * doc/c-mips.texi: Mention ISA level 4, and the -mips16 option.
+
+       * configure.in: Recognize mips-*-linux* target.
+       * configure: Rebuild.
+
+       * config/tc-mips.c (load_register): Rewrite 64 bit handling to
+       work if valueT is only 32 bits.
+
+       * config/tc-mips.c: Throughout, check target_big_endian rather
+       than byte_order.
+       (byte_order): Remove.
+       (mips_init_after_args): Remove.
+       * config/tc-mips.h (LITTLE_ENDIAN, BIG_ENDIAN): Don't define.
+       (mips_init_after_args): Don't declare.
+       (tc_init_after_args): Don't define.
+
+       * config/tc-mips.h (tc_frob_after_relocs): Define if
+       OBJ_MAYBE_ELF.
+       (mips_elf_final_processing): Likewise.
+       (ELF_TC_SPECIAL_SECTIONS): Likewise.
+
+start-sanitize-v850
+Tue Dec 31 15:12:35 1996  Michael Meissner  <meissner@tiktok.cygnus.com>
+
+       * config/tc-v850.c (md_assemble): If this is sst.{h,w} or
+       sld.{h,w} and the operand is relocatable, adjust the adend by
+       shifting it right one bit.
+
+end-sanitize-v850
+Tue Dec 31 12:56:41 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * read.c (read_a_source_file): Check mri_pending_align after
+       checking for a macro.  From Ronald F. Guilmette
+       <rfg@monkeys.com>.
+
+       * Makefile.in (ALL_CFLAGS): Add -D_GNU_SOURCE.
+
+       * config/tc-sparc.c (md_apply_fix3): Rename from md_apply_fix, and
+       add segment argument.  If OBJ_ELF, treat a relocation against a
+       symbol in a linkonce section like a relocation against an external
+       symbol.
+       * config/tc-sparc.h (MD_APPLY_FIX3): Define.
+
+Mon Dec 30 11:35:40 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (mips16_macro): Add case for M_ABS.
+
+Fri Dec 27 22:51:51 1996  Fred Fish  <fnf@cygnus.com>
+
+       * NOTES.config (Implementation): as.h #define's "GAS" not "gas",
+       includes config.h instead of host.h, tc.h instead of tp.h, and
+       targ-env.h instead of target-environment.h.
+       Also, obj-format.h includes targ-cpu.h instead of
+       target-processor.h.
+start-sanitize-tic80
+       * configure.in (case ${generic_target}): Add tic80-*-coff entry.
+       * configure: Rebuild with autoconf.
+       * config/obj-coff.h (coff/tic80.h): Include if TC_TIC80 defined.
+       (TARGET_FORMAT): Define to "coff-tic80".
+       * config/tc-tic80.c: New file for TIc80 support.
+       * config/tc-tic80.h: New file for TIc80 support.
+end-sanitize-tic80
+       
+Fri Dec 27 11:42:29 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * doc/as.texinfo (M): Mention explicitly that -M changes macro
+       handling.
+
+Thu Dec 19 12:06:08 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * write.c (adjust_reloc_syms): If the fixup symbol has been
+       equated to an undefined symbol, convert the fixup to being against
+       the target symbol.  Remove obsolete code handling a special case
+       for i386 PIC.
+
+Wed Dec 18 22:54:39 1996  Stan Shebs  <shebs@andros.cygnus.com>
+
+       * mpw-make.sed: Use NewFolderRecursive for installation.
+
+start-sanitize-d10v
+Wed Dec 18 16:00:42 1996  Martin M. Hunt  <hunt@pizza.cygnus.com>
+
+       * config/tc-d10v.c (do_assemble): Correct previous bug fix.
+
+Wed Dec 18 15:27:40 1996  Martin M. Hunt  <hunt@pizza.cygnus.com>
+
+       * config/tc-d10v.c (md_assemble): Fix bug which caused
+       second instruction in a line to be case sensitize. PR11312
+
+end-sanitize-d10v      
+Wed Dec 18 10:08:46 1996  Jeffrey A Law  (law@cygnus.com)
+
+       * config/tc-mn10200.c (mn10200_insert_operand): Don't
+       range check operands with MN10200_OPERAND_NOCHECK set.
+       (check_operand): Likewise.
+
+Tue Dec 17 10:59:32 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c: Undo part of last Friday's alignment changes.
+       (md_begin): Always align the text section to a four byte
+       boundary.
+       (append_insn): Remove call to record_align.
+
+       * config/tc-mips.c (insn_label): Remove.
+       (struct insn_label_list): Define.
+       (insn_labels, free_insn_labels): New static variables.
+       (mips_clear_insn_labels): New static function.
+       (append_insn): Mark all mips16 text labels, and make them odd.
+       Handle all labels after emitting a nop, not just one.  Call
+       mips_clear_insn_labels rather than just clearing insn_label.
+       (mips_emit_delays): Add insns parameter, and use it to decide
+       whether to mark mips16 labels.  Handle all labels, not just one.
+       Force mips16 labels to be odd.  Change all callers.
+       (mips16_immed): Don't check for an odd branch target.
+       (md_apply_fix): Don't check mips16 mode for a branch reloc.
+       (mips16_extended_frag): Ignore the low bit in a branch target.
+       (md_convert_frag): Likewise.
+       (mips_no_prev_insn): Call mips_clear_insn_labels rather than just
+       clearing insn_label.
+       (mips_align, mips_flush_pending_output, s_cons): Likewise.
+       (s_float_cons, s_gpword): Likewise.
+       (s_align): Use insn_labels rather than insn_label.
+       (s_cons, s_float_cons, s_gpword): Likewise.
+       (mips_frob_file_after_relocs): New function.
+       (mips_define_label): Rewrite to add to insn_labels list.
+       * config/tc-mips.h (tc_frob_file_after_relocs): Define.
+       * ecoff.c (ecoff_build_symbols): If the size of a function comes
+       out odd, increment it.
+
+       * config/tc-mips.c (append_insn): Only update prev_insn when not
+       reordering if place is NULL.
+
+       * config/tc-mips.c (mips16_ip): Check for a missing expression
+       when using the register indirect addressing mode.
+
+Mon Dec 16 10:08:46 1996  Jeffrey A Law  (law@cygnus.com)
+
+       * config/tc-mn10200.c (mn10200_insert_operand): Don't
+       check 24bit operands for overflow.
+       (check_operand): Likewise.
+
+Mon Dec 16 11:50:40 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * doc/as.texinfo (Section): Document how to use the .section
+       pseudo-op for COFF and ELF.
+
+Sun Dec 15 15:26:37 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * write.c (adjust_reloc_syms): Fix linkonce check for ELF.
+
+Sat Dec 14 22:37:27 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (prev_insn_reloc_type): New static variable.
+       (RELAX_MIPS16_ENCODE): Add dslot and jal_dslot arguments, and
+       store them.  Adjust other RELAX_MIPS16 macros.
+       (RELAX_MIPS16_DSLOT): Define.
+       (RELAX_MIPS16_JAL_DSLOT): Define.
+       (append_insn): Pass new arguments to RELAX_MIPS16_ENCODE.  Correct
+       handling of whether previous instruction has a fixup.  Set
+       prev_insn_reloc_type.
+       (mips_no_prev_insn): Clear prev_insn_reloc_type.
+       (mips16_extended_frag): Use the right base address for a PC
+       relative add or load.
+       (md_convert_frag): Likewise.  If a PC relative add or load is
+       used, record the alignment for the section.
+
+Fri Dec 13 13:00:33 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * write.c (adjust_reloc_syms): Don't reduce a reloc against a
+       linkonce section into a reloc against the section symbol.
+
+       * config/tc-mips.c (mips16_macro): Remove nop instructions after
+       branch instructions.
+
+       * config/tc-mips.c (md_begin): If configured for an embedded ELF
+       system, don't set the section alignment to 2**4.
+       (s_change_sec): Likewise.
+       (append_insn): Call record_alignment for the section.
+       (md_section_align): Don't align the section size for an embedded
+       ELF system.
+
+Thu Dec 12 16:40:47 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * write.c (adjust_reloc_syms): Make sure that symbols are
+       resolved; expression symbols may have been skipped.
+       * config/obj-coff.c (fixup_segment): Likewise.
+
+Thu Dec 12 15:18:21 1996  Michael Meissner  <meissner@tiktok.cygnus.com>
+
+       * config/tc-ppc.c (ppc_elf_suffix): Move @plt to
+       BFD_RELOC_24_PLT_PCREL relocation.
+       (md_apply_fix3): Support BFD_RELOC_24_PLT_PCREL.
+
+start-sanitize-d10v
+Tue Dec 10 13:51:55 1996  Martin M. Hunt  <hunt@pizza.cygnus.com>
+
+       * config/tc-d10v.c (write_2_short): Remove code that called
+       parallel_ok() when the programmer specified parallel instructions.
+
+end-sanitize-d10v
+Tue Dec 10 12:23:19 1996  Jeffrey A Law  (law@cygnus.com)
+
+       * config/tc-mn10300.c (md_assemble): Update to handle endianness
+       issues correctly.
+
+       * config/tc-mn10200.c (md_assemble): Opcode 0x0 is valid!
+       * config/tc-mn10300.c (md_assemble): Likewise.
+
+Tue Dec 10 11:37:14 1996  Ian Lance Taylor  <ian@cygnus.com>
+
+       * config/tc-mips.c (append_insn): Make sure there is enough room
+       in a frag after a mips16 instruction to switch it with a jump
+       instruction.
+
+       * config/tc-mips.c (mips16_extended_frag): Give an error for an
+       attempt to use a non absolute symbol in an extending frag.
+
 Mon Dec  9 16:48:20 1996  Jeffrey A Law  (law@cygnus.com)
 
        * config/tc-mn10200.c: Flesh out assembler support for MN10200.
@@ -5,6 +588,9 @@ Mon Dec  9 16:48:20 1996  Jeffrey A Law  (law@cygnus.com)
 
 Mon Dec  9 17:09:42 1996  Ian Lance Taylor  <ian@cygnus.com>
 
+       * app.c (do_scrub_chars): At the end of a C comment, pass space to
+       UNGET rather than PUT.  Set old_state before setting state to -2.
+
        * config/tc-mips.c (mips16_extended_frag): Avoid an infinite loop
        when extending because the value is exactly maxtiny + 1.
 
This page took 0.030522 seconds and 4 git commands to generate.