PowerPC64: remove empty .rela.dyn (.rela.branch_lt)
[deliverable/binutils-gdb.git] / ld / testsuite / ld-powerpc / tlsopt5.d
index a28502797c48999f5d274dfc70ca33e66fc2521e..0fcb79821b83fd9958aa5c291c1c8f249ee5f3d5 100644 (file)
@@ -8,30 +8,30 @@
 
 Disassembly of section \.text:
 
-.* <.*\.plt_call\.foo>:
+.* <.*\.plt_call\.aaaaa>:
 .*:    (18 00 41 f8|f8 41 00 18)       std     r2,24\(r1\)
-.*:    (28 80 82 e9|e9 82 80 28)       ld      r12,-32728\(r2\)
+.*:    (30 80 82 e9|e9 82 80 30)       ld      r12,-32720\(r2\)
 .*:    (a6 03 89 7d|7d 89 03 a6)       mtctr   r12
 .*:    (20 04 80 4e|4e 80 04 20)       bctr
        \.\.\.
 
 .* <.*\.plt_call\.__tls_get_addr_opt@@GLIBC_2\.22>:
-.*:    (00 00 63 e9|e9 63 00 00)       ld      r11,0\(r3\)
+.*:    (00 00 03 e8|e8 03 00 00)       ld      r0,0\(r3\)
 .*:    (08 00 83 e9|e9 83 00 08)       ld      r12,8\(r3\)
+.*:    (00 00 20 2c|2c 20 00 00)       cmpdi   r0,0
 .*:    (78 1b 60 7c|7c 60 1b 78)       mr      r0,r3
-.*:    (00 00 2b 2c|2c 2b 00 00)       cmpdi   r11,0
 .*:    (14 6a 6c 7c|7c 6c 6a 14)       add     r3,r12,r13
-.*:    (20 00 82 4d|4d 82 00 20)       beqlr
+.*:    (20 00 82 4d|4d 82 00 20)       beqlr *
 .*:    (78 03 03 7c|7c 03 03 78)       mr      r3,r0
-.*:    (a6 02 68 7d|7d 68 02 a6)       mflr    r11
-.*:    (08 00 61 f9|f9 61 00 08)       std     r11,8\(r1\)
+.*:    (a6 02 08 7c|7c 08 02 a6)       mflr    r0
+.*:    (08 00 01 f8|f8 01 00 08)       std     r0,8\(r1\)
 .*:    (18 00 41 f8|f8 41 00 18)       std     r2,24\(r1\)
-.*:    (30 80 82 e9|e9 82 80 30)       ld      r12,-32720\(r2\)
+.*:    (28 80 82 e9|e9 82 80 28)       ld      r12,-32728\(r2\)
 .*:    (a6 03 89 7d|7d 89 03 a6)       mtctr   r12
 .*:    (21 04 80 4e|4e 80 04 21)       bctrl
 .*:    (18 00 41 e8|e8 41 00 18)       ld      r2,24\(r1\)
-.*:    (08 00 61 e9|e9 61 00 08)       ld      r11,8\(r1\)
-.*:    (a6 03 68 7d|7d 68 03 a6)       mtlr    r11
+.*:    (08 00 01 e8|e8 01 00 08)       ld      r0,8\(r1\)
+.*:    (a6 03 08 7c|7c 08 03 a6)       mtlr    r0
 .*:    (20 00 80 4e|4e 80 00 20)       blr
        \.\.\.
 
@@ -39,7 +39,7 @@ Disassembly of section \.text:
 .*:    (08 80 62 38|38 62 80 08)       addi    r3,r2,-32760
 .*:    (9d ff ff 4b|4b ff ff 9d)       bl      .* <.*\.plt_call\.__tls_get_addr_opt@@GLIBC_2\.22>
 .*:    (00 00 00 60|60 00 00 00)       nop
-.*:    (75 ff ff 4b|4b ff ff 75)       bl      .* <.*\.plt_call\.foo>
+.*:    (75 ff ff 4b|4b ff ff 75)       bl      .* <.*\.plt_call\.aaaaa>
 .*:    (18 00 41 e8|e8 41 00 18)       ld      r2,24\(r1\)
 .*:    (00 00 00 60|60 00 00 00)       nop
 .*
@@ -61,8 +61,8 @@ Disassembly of section \.text:
 .*:    (08 00 6b e9|e9 6b 00 08)       ld      r11,8\(r11\)
 .*:    (20 04 80 4e|4e 80 04 20)       bctr
 
-.* <foo@plt>:
+.* <__tls_get_addr_opt@plt>:
 .*     (c8 ff ff 4b|4b ff ff c8)       b       .*
 
-.* <__tls_get_addr_opt@plt>:
+.* <aaaaa@plt>:
 .*:    (c4 ff ff 4b|4b ff ff c4)       b       .*
This page took 0.025569 seconds and 4 git commands to generate.