* s390-opc.c (INSTR_SS_L2RDRD): New.
[deliverable/binutils-gdb.git] / opcodes / ChangeLog
index 2d383aeb386acbce2330e1c40ce26a91135b410b..a1be1e631cd00c12c83ce7d2a4339b2950534a75 100644 (file)
-2006-06-10  H.J. Lu  <hongjiu.lu@intel.com>
+2007-02-22  DJ Delorie  <dj@redhat.com>
 
-       * i386.c (GRP10): Renamed to ...
-       (GRP12): This.
-       (GRP11): Renamed to ...
-       (GRP13): This.
-       (GRP12): Renamed to ...
-       (GRP14): This.
-       (GRP13): Renamed to ...
-       (GRP15): This.
-       (GRP14): Renamed to ...
-       (GRP16): This.
-       (dis386_twobyte): Updated.
-       (grps): Likewise.
+       * s390-opc.c (INSTR_SS_L2RDRD): New.
+       (MASK_SS_L2RDRD): New.
+       * s390-opc.txt (pka): Use it.
 
-2006-06-09  Nick Clifton  <nickc@redhat.com>
+2007-02-20  Thiemo Seufer  <ths@mips.com>
+            Chao-Ying Fu  <fu@mips.com>
 
-       * po/fi.po: Updated Finnish translation.
+       * mips-dis.c (mips_arch_choices): Add DSP R2 support.
+       (print_insn_args): Add support for balign instruction.
+       * mips-opc.c (D33): New shortcut for DSP R2 instructions.
+       (mips_builtin_opcodes): Add DSP R2 instructions.
 
-2006-06-07  Joseph S. Myers  <joseph@codesourcery.com>
+2007-02-19  Andreas Krebbel  <krebbel1@de.ibm.com>
 
-       * po/Make-in (pdf, ps): New dummy targets.
+       * s390-opc.c (INSTR_RRF_U0FR, MASK_RRF_U0FR): Removed.
+       (INSTR_RRF_U0RF, MASK_RRF_U0RF): Added.
+       * s390-opc.txt (cfxbr, cfdbr, cfebr, cgebr, cgdbr, cgxbr, cger, cgdr,
+       cgxr, cfxr, cfdr, cfer): Instruction type set to INSTR_RRF_U0RF.
 
-2006-06-06  Paul Brook  <paul@codesourcery.com>
+2007-02-19  Andreas Krebbel  <krebbel1@de.ibm.com>
 
-       * arm-dis.c (coprocessor_opcodes): Add %c to unconditional arm
-       instructions.
-       (neon_opcodes): Add conditional execution specifiers.
-       (thumb_opcodes): Ditto.
-       (thumb32_opcodes): Ditto.
-       (arm_conditional): Change 0xe to "al" and add "" to end.
-       (ifthen_state, ifthen_next_state, ifthen_address): New.
-       (IFTHEN_COND): Define.
-       (print_insn_coprocessor, print_insn_neon): Print thumb conditions.
-       (print_insn_arm): Change %c to use new values of arm_conditional.
-       (print_insn_thumb16): Print thumb conditions.  Add %I.
-       (print_insn_thumb32): Print thumb conditions.
-       (find_ifthen_state): New function.
-       (print_insn): Track IT block state.
+       * s390-opc.txt ("efpc", "sfpc"): Set to RRE_RR_OPT instruction type.
+       * s390-opc.c (s390_operands): Add RO_28 as optional gpr.
+       (INSTR_RRE_RR_OPT, MASK_RRE_RR_OPT): New instruction type for efpc
+       and sfpc.
 
-2006-06-06  Ben Elliston  <bje@au.ibm.com>
-           Anton Blanchard  <anton@samba.org>
-           Peter Bergner  <bergner@vnet.ibm.com>
+2007-02-16  Nick Clifton  <nickc@redhat.com>
 
-       * ppc-dis.c (powerpc_dialect): Handle power6 option.
-       (print_ppc_disassembler_options): Mention power6.
+       PR binutils/4045
+       * avr-dis.c (comment_start): New variable, contains the prefix to
+       use when printing addresses in comments.
+       (print_insn_avr): Set comment_start to an empty space if there is
+       no symbol table available as the generic address printing code
+       will prefix the numeric value of the address with 0x.
 
-2006-06-06  Thiemo Seufer  <ths@mips.com>
-            Chao-ying Fu  <fu@mips.com>
+2007-02-13  H.J. Lu  <hongjiu.lu@intel.com>
 
-       * mips-dis.c: Disassemble DSP64 instructions for MIPS64R2.
-       * mips-opc.c: Add DSP64 instructions.
+        * i386-dis.c: Updated to use an array of MAX_OPERANDS operands
+        in struct dis386.
 
-2006-06-06  Alan Modra  <amodra@bigpond.net.au>
+2007-02-05  Dave Brolley  <brolley@redhat.com>
+           Richard Sandiford  <rsandifo@redhat.com>
+           DJ Delorie  <dj@redhat.com>
+           Graydon Hoare  <graydon@redhat.com>
+           Frank Ch. Eigler  <fche@redhat.com>
+           Ben Elliston  <bje@redhat.com>
 
-       * m68hc11-dis.c (print_insn): Warning fix.
+       * Makefile.am (HFILES): Add mep-desc.h mep-opc.h.
+       (CFILES): Add mep-*.c
+       (ALL_MACHINES): Add mep-*.lo.
+       (CLEANFILES): Add stamp-mep.
+       (CGEN_CPUS): Add mep.
+       (MEP_DEPS): New variable.
+       (mep-*): New targets.
+       * configure.in: Handle bfd_mep_arch.
+       * disassemble.c (ARCH_mep): New macro.
+       (disassembler): Handle bfd_arch_mep.
+       (disassemble_init_for_target): Likewise.
+       * mep-*: New files for Toshiba Media Processor (MeP).
+       * Makefile.in: Regenerated.
+       * configure: Regenerated.
 
-2006-06-05  Daniel Jacobowitz  <dan@codesourcery.com>
+2007-02-05  H.J. Lu  <hongjiu.lu@intel.com>
 
-       * po/Make-in (top_builddir): Define.
+       * i386-dis.c (OP_J): Undo the last change. Properly handle 64K
+       wrap around within the same segment in 16bit mode.
 
-2006-06-05  Alan Modra  <amodra@bigpond.net.au>
+2007-02-02  H.J. Lu  <hongjiu.lu@intel.com>
 
-       * Makefile.am: Run "make dep-am".
-       * Makefile.in: Regenerate.
-       * config.in: Regenerate.
+       * i386-dis.c (OP_J): Mask to 16bit only if there is a data16
+       prefix.
 
-2006-05-31  Daniel Jacobowitz  <dan@codesourcery.com>
+2007-02-02  H.J. Lu  <hongjiu.lu@intel.com>
 
-       * Makefile.am (INCLUDES): Use @INCINTL@.
-       * acinclude.m4: Include new gettext macros.
-       * configure.in: Use ZW_GNU_GETTEXT_SISTER_DIR and AM_PO_SUBDIRS.
-       Remove local code for po/Makefile.
-       * Makefile.in, aclocal.m4, configure: Regenerated.
+       * avr-dis.c (avr_operand): Correct PR number in comment.
 
-2006-05-30  Nick Clifton  <nickc@redhat.com>
+2007-02-02  H.J. Lu  <hongjiu.lu@intel.com>
 
-       * po/es.po: Updated Spanish translation.
+       * disassemble.c (disassembler_usage): Call
+       print_i386_disassembler_options for i386 disassembler.
 
-2006-05-25  Richard Sandiford  <richard@codesourcery.com>
+       * i386-dis.c (print_i386_disassembler_options): New.
+       (print_insn): Support the new addr64 option.
 
-       * m68k-opc.c (m68k_opcodes): Fix the masks of the Coldfire fmovemd
-       and fmovem entries.  Put register list entries before immediate
-       mask entries.  Use "l" rather than "L" in the fmovem entries.
-       * m68k-dis.c (match_insn_m68k): Remove the PRIV argument and work it
-       out from INFO.
-       (m68k_scan_mask): New function, split out from...
-       (print_insn_m68k): ...here.  If no architecture has been set,
-       first try printing an m680x0 instruction, then try a Coldfire one.
+2007-02-02  Hiroki Kaminaga  <kaminaga@sm.sony.co.jp>
 
-2006-05-24  Nick Clifton  <nickc@redhat.com>
+       * ppc-dis.c (powerpc_dialect): Handle ppc440.
+       * ppc-dis.c (print_ppc_disassembler_options): Note the -M440 can
+       be used.
 
-       * po/ga.po: Updated Irish translation.
+2007-02-02  Alan Modra  <amodra@bigpond.net.au>
 
-2006-05-22  Nick Clifton  <nickc@redhat.com>
+       * ppc-opc.c (insert_bdm): -Many comment.
+       (valid_bo): Add "extract" param.  Accept both powerpc and power4
+       BO fields when disassembling with -Many.
+       (insert_bo, extract_bo, insert_boe, extract_boe): Adjust valid_bo call.
 
-       * crx-dis.c (EXTRACT): Make macro work on 64-bit hosts.
+2007-01-08  Kazu Hirata  <kazu@codesourcery.com>
 
-2006-05-22  Nick Clifton  <nickc@redhat.com>
+       * m68k-opc.c (m68k_opcodes): Replace cpu32 with
+       cpu32 | fido_a except on tbl instructions.
 
-       * po/nl.po: Updated translation.
+2007-01-04  Paul Brook  <paul@codesourcery.com>
 
-2006-05-18  Alan Modra  <amodra@bigpond.net.au>
+       * arm-dis.c (arm_opcodes): Fix cpsie and cpsid entries.
 
-       * avr-dis.c: Formatting fix.
+2007-01-04  Andreas Schwab  <schwab@suse.de>
 
-2006-05-14  Thiemo Seufer  <ths@mips.com>
+       * m68k-opc.c: Fix encoding of signed bit in the cpu32 tbls insns.
 
-       * mips16-opc.c (I1, I32, I64): New shortcut defines.
-       (mips16_opcodes): Change membership of instructions to their
-       lowest baseline ISA.
+2007-01-04  Julian Brown  <julian@codesourcery.com>
 
-2006-05-09  H.J. Lu  <hongjiu.lu@intel.com>
+       * arm-dis.c (neon_opcode): Fix disassembly for vshl, vqshl, vrshl,
+       vqrshl instructions.
 
-       * i386-dis.c (grps): Update sgdt/sidt for 64bit.
-
-2006-05-05  Julian Brown  <julian@codesourcery.com>
-
-       * arm-dis.c (coprocessor_opcodes): Don't interpret fldmx/fstmx as
-       vldm/vstm.
-
-2006-05-05  Thiemo Seufer  <ths@mips.com>
-            David Ung  <davidu@mips.com>
-
-       * mips-opc.c: Add macro for cache instruction.
-
-2006-05-04  Thiemo Seufer  <ths@mips.com>
-            Nigel Stephens  <nigel@mips.com>
-           David Ung  <davidu@mips.com>
-
-       * mips-dis.c (mips_arch_choices): Add smartmips instruction
-       decoding to MIPS32 and MIPS32R2.  Limit DSP decoding to release
-       2 ISAs.  Add MIPS3D decoding to MIPS32R2.  Add MT decoding to
-       MIPS64R2.
-       * mips-opc.c: fix random typos in comments.
-       (INSN_SMARTMIPS): New defines.
-       (mips_builtin_opcodes): Add paired single support for MIPS32R2.
-       Move bc3f, bc3fl, bc3t, bc3tl downwards.  Move flushi, flushd,
-       flushid, wb upwards.  Move cfc3, ctc3 downwards.  Rework the
-       FP_S and FP_D flags to denote single and double register
-       accesses separately.  Move dmfc3, dmtc3, mfc3, mtc3 downwards.
-       Allow jr.hb and jalr.hb for release 1 ISAs.  Allow luxc1, suxc1
-       for MIPS32R2.  Add SmartMIPS instructions.  Add two-argument
-       variants of bc2f, bc2fl, bc2t, bc2tl.  Add mfhc2, mthc2 to
-       release 2 ISAs.
-       * mips16-opc.c (mips16_opcodes): Add sdbbp instruction.
-
-2006-05-03  Thiemo Seufer  <ths@mips.com>
-
-       * mips-opc.c (mips_builtin_opcodes): Fix mftr argument order.
-
-2006-05-02  Thiemo Seufer  <ths@mips.com>
-            Nigel Stephens  <nigel@mips.com>
-            David Ung  <davidu@mips.com>
-
-       * mips-dis.c (print_insn_args): Force mips16 to odd addresses.
-       (print_mips16_insn_arg): Force mips16 to odd addresses.
-
-2006-04-30  Thiemo Seufer  <ths@mips.com>
-            David Ung  <davidu@mips.com>
-
-       * mips-opc.c (mips_builtin_opcodes): Add udi instructions
-       "udi0" to "udi15".
-       * mips-dis.c (print_insn_args): Adds udi argument handling.
-
-2006-04-28  James E Wilson  <wilson@specifix.com>
-
-       * m68k-dis.c (match_insn_m68k): Restore fprintf_func before printing
-       error message.
-
-2006-04-28  Thiemo Seufer  <ths@mips.com>
-            David Ung  <davidu@mips.com>
-           Nigel Stephens  <nigel@mips.com>
-
-       * mips-dis.c (mips_cp0sel_names_mips3264r2): Add MT register
-       names.
-
-2006-04-28  Thiemo Seufer  <ths@mips.com>
-            Nigel Stephens  <nigel@mips.com>
-            David Ung  <davidu@mips.com>
-
-       * mips-dis.c (print_insn_args): Add mips_opcode argument.
-       (print_insn_mips):  Adjust print_insn_args call.
-
-2006-04-28  Thiemo Seufer  <ths@mips.com>
-            Nigel Stephens  <nigel@mips.com>
-
-       * mips-dis.c (print_insn_args): Print $fcc only for FP
-       instructions, use $cc elsewise.
-
-2006-04-28  Thiemo Seufer  <ths@mips.com>
-            Nigel Stephens  <nigel@mips.com>
-
-       * opcodes/mips-dis.c (mips16_to_32_reg_map, mips16_reg_names):
-       Map MIPS16 registers to O32 names.
-       (print_mips16_insn_arg): Use mips16_reg_names.
-
-2006-04-26  Julian Brown  <julian@codesourcery.com>
-
-       * arm-dis.c (print_insn_neon): Disassemble floating-point constant
-       VMOV.
-
-2006-04-26  Nathan Sidwell  <nathan@codesourcery.com>
-           Julian Brown  <julian@codesourcery.com>
-
-       * opcodes/arm-dis.c (coprocessor_opcodes): Add %A, %B, %k, convert
-       %<code>[zy] into %[zy]<code>.  Expand meaning of %<bitfield>['`?].
-       Add unified load/store instruction names.
-       (neon_opcode_table): New.
-       (arm_opcodes): Expand meaning of %<bitfield>['`?].
-       (arm_decode_bitfield): New.
-       (print_insn_coprocessor): Add pc argument. Add %A & %B specifiers.
-       Use arm_decode_bitfield and adjust numeric specifiers. Adjust %z & %y.
-       (print_insn_neon): New.
-       (print_insn_arm): Adjust print_insn_coprocessor call. Call
-       print_insn_neon. Use arm_decode_bitfield and adjust numeric specifiers.
-       (print_insn_thumb32): Likewise.
-
-2006-04-19  Alan Modra  <amodra@bigpond.net.au>
-
-       * Makefile.am: Run "make dep-am".
-       * Makefile.in: Regenerate.
-
-2006-04-19  Alan Modra  <amodra@bigpond.net.au>
-
-       * avr-dis.c (avr_operand): Warning fix.
-
-       * configure: Regenerate.
-
-2006-04-16  Daniel Jacobowitz  <dan@codesourcery.com>
-
-       * po/POTFILES.in: Regenerated.
-
-2006-04-12   Hochstein  <hochstein@algo.informatik.tu-darmstadt.de>
-
-       PR binutils/2454
-       * avr-dis.c (avr_operand): Arrange for a comment to appear before
-       the symolic form of an address, so that the output of objdump -d
-       can be reassembled.
-
-2006-04-10  DJ Delorie  <dj@redhat.com>
-
-       * m32c-asm.c: Regenerate.
-
-2006-04-06  Carlos O'Donell  <carlos@codesourcery.com>
-
-       * Makefile.am: Add install-html target.
-       * Makefile.in: Regenerate.
-
-2006-04-06  Nick Clifton  <nickc@redhat.com>
-
-       * po/vi/po: Updated Vietnamese translation.
-
-2006-03-31  Paul Koning  <ni1d@arrl.net>
-
-       * pdp11-opc.c (pdp11_opcodes): Fix opcode for SEC instruction.
-
-2006-03-16  Bernd Schmidt  <bernd.schmidt@analog.com>
-
-       * bfin-dis.c (decode_dsp32shiftimm_0): Simplify and correct the
-       logic to identify halfword shifts.
-
-2006-03-16  Paul Brook  <paul@codesourcery.com>
-
-       * arm-dis.c (arm_opcodes): Rename swi to svc.
-       (thumb_opcodes): Ditto.
-
-2006-03-13  DJ Delorie  <dj@redhat.com>
-
-       * m32c-asm.c: Regenerate.
-       * m32c-desc.c: Likewise.
-       * m32c-desc.h: Likewise.
-       * m32c-dis.c: Likewise.
-       * m32c-ibld.c: Likewise.
-       * m32c-opc.c: Likewise.
-       * m32c-opc.h: Likewise.
-
-2006-03-10  DJ Delorie  <dj@redhat.com>
-
-       * m32c-desc.c: Regenerate with mul.l, mulu.l.
-       * m32c-opc.c: Likewise.
-       * m32c-opc.h: Likewise.
-
-
-2006-03-09  Nick Clifton  <nickc@redhat.com>
-
-       * po/sv.po: Updated Swedish translation.
-
-2006-03-07  H.J. Lu  <hongjiu.lu@intel.com>
-
-       PR binutils/2428
-       * i386-dis.c (REP_Fixup): New function.
-       (AL): Remove duplicate.
-       (Xbr): New.
-       (Xvr): Likewise.
-       (Ybr): Likewise.
-       (Yvr): Likewise.
-       (indirDXr): Likewise.
-       (ALr): Likewise.
-       (eAXr): Likewise.
-       (dis386): Updated entries of ins, outs, movs, lods and stos.
-
-2006-03-05  Nick Clifton  <nickc@redhat.com>
-
-       * cgen-ibld.in (insert_normal): Cope with attempts to insert a
-       signed 32-bit value into an unsigned 32-bit field when the host is
-       a 64-bit machine.
-       * fr30-ibld.c: Regenerate.
-       * frv-ibld.c: Regenerate.
-       * ip2k-ibld.c: Regenerate.
-       * iq2000-asm.c: Regenerate.
-       * iq2000-ibld.c: Regenerate.
-       * m32c-ibld.c: Regenerate.
-       * m32r-ibld.c: Regenerate.
-       * openrisc-ibld.c: Regenerate.
-       * xc16x-ibld.c: Regenerate.
-       * xstormy16-ibld.c: Regenerate.
-
-2006-03-03 Shrirang Khisti <shrirangk@kpitcummins.com)
-
-       * xc16x-asm.c: Regenerate.
-       * xc16x-dis.c: Regenerate.
-
-2006-02-27  Carlos O'Donell  <carlos@codesourcery.com>
-
-       * po/Make-in: Add html target.
-
-2006-02-27  H.J. Lu <hongjiu.lu@intel.com>
-
-       * i386-dis.c (IS_3BYTE_OPCODE): New for 3-byte opcodes used by
-       Intel Merom New Instructions.
-       (THREE_BYTE_0): Likewise.
-       (THREE_BYTE_1): Likewise.
-       (three_byte_table): Likewise.
-       (dis386_twobyte): Use THREE_BYTE_0 for entry 0x38. Use
-       THREE_BYTE_1 for entry 0x3a.
-       (twobyte_has_modrm): Updated.
-       (twobyte_uses_SSE_prefix): Likewise.
-       (print_insn): Handle 3-byte opcodes used by Intel Merom New
-       Instructions.
-
-2006-02-24  David S. Miller  <davem@sunset.davemloft.net>
-
-       * sparc-dis.c (v9_priv_reg_names): Add "gl" entry.
-       (v9_hpriv_reg_names): New table.
-       (print_insn_sparc): Allow values up to 16 for '?' and '!'.
-       New cases '$' and '%' for read/write hyperprivileged register.
-       * sparc-opc.c (sparc_opcodes): Add new entries for UA2005
-       window handling and rdhpr/wrhpr instructions.
-       
-2006-02-24  DJ Delorie  <dj@redhat.com>
-
-       * m32c-desc.c: Regenerate with linker relaxation attributes.
-       * m32c-desc.h: Likewise.
-       * m32c-dis.c: Likewise.
-       * m32c-opc.c: Likewise.
-
-2006-02-24  Paul Brook  <paul@codesourcery.com>
-
-       * arm-dis.c (arm_opcodes): Add V7 instructions.
-       (thumb32_opcodes): Ditto.  Handle V7M MSR/MRS variants.
-       (print_arm_address): New function.
-       (print_insn_arm): Use it.  Add 'P' and 'U' cases.
-       (psr_name): New function.
-       (print_insn_thumb32): Add 'U', 'C' and 'D' cases.
-
-2006-02-23  H.J. Lu  <hongjiu.lu@intel.com>
-
-       * ia64-opc-i.c (bXc): New.
-       (mXc): Likewise.
-       (OpX2TaTbYaXcC): Likewise.
-       (TF). Likewise.
-       (TFCM). Likewise.
-       (ia64_opcodes_i): Add instructions for tf.
-
-       * ia64-opc.h (IMMU5b): New.
-
-       * ia64-asmtab.c: Regenerated.
-
-2006-02-23  H.J. Lu  <hongjiu.lu@intel.com>
-
-       * ia64-gen.c: Update copyright years.
-       * ia64-opc-b.c: Likewise.
-
-2006-02-22  H.J. Lu  <hongjiu.lu@intel.com>
-
-       * ia64-gen.c (lookup_regindex): Handle ".vm".
-       (print_dependency_table): Handle '\"'.
-
-       * ia64-ic.tbl: Updated from SDM 2.2.
-       * ia64-raw.tbl: Likewise.
-       * ia64-waw.tbl: Likewise.
-       * ia64-asmtab.c: Regenerated.
-
-       * ia64-opc-b.c (ia64_opcodes_b): Add vmsw.0 and vmsw.1.
-
-2006-02-17  Shrirang Khisti  <shrirangk@kpitcummins.com>
-            Anil Paranjape   <anilp1@kpitcummins.com>
-            Shilin Shakti    <shilins@kpitcummins.com>
-
-       * xc16x-desc.h: New file
-       * xc16x-desc.c: New file
-       * xc16x-opc.h: New file 
-       * xc16x-opc.c: New file
-       * xc16x-ibld.c: New file
-       * xc16x-asm.c: New file
-       * xc16x-dis.c: New file
-       * Makefile.am: Entries for xc16x 
-       * Makefile.in: Regenerate 
-       * cofigure.in: Add xc16x target information.
-       * configure: Regenerate.
-       * disassemble.c: Add xc16x target information.
-
-2006-02-11  H.J. Lu  <hongjiu.lu@intel.com>
-
-       * i386-dis.c (dis386_twobyte): Use "movZ" for debug register
-       moves.
-
-2006-02-11  H.J. Lu  <hongjiu.lu@intel.com>
-
-       * i386-dis.c ('Z'): Add a new macro.
-       (dis386_twobyte): Use "movZ" for control register moves.
-
-2006-02-10  Nick Clifton  <nickc@redhat.com>
-
-       * iq2000-asm.c: Regenerate.
-
-2006-02-07  Nathan Sidwell  <nathan@codesourcery.com>
-
-       * m68k-dis.c (print_insn_m68k): Use bfd_m68k_mach_to_features.
-
-2006-01-26  David Ung  <davidu@mips.com>
-
-       * mips-opc.c: Add I33 masks to these MIPS32R2 instructions: prefx,
-       ceil.l.d, ceil.l.s, cvt.d.l, cvt.l.d, cvt.l.s, cvt.s.l, floor.l.d,
-       floor.l.s, ldxc1, lwxc1, madd.d, madd.s, msub.d, msub.s, nmadd.d,
-       nmadd.s, nmsub.d, nmsub.s, recip.d, recip.s, round.l.d, rsqrt.d,
-       rsqrt.s, sdxc1, swxc1, trunc.l.d, trunc.l.s.
-
-2006-01-18  Arnold Metselaar  <arnoldm@sourceware.org>
-
-       * z80-dis.c (struct buffer, prt_d, prt_d_n, arit_d, ld_r_d,
-       ld_d_r, pref_xd_cb): Use signed char to hold data to be
-       disassembled.   
-       * z80-dis.c (TXTSIZ): Increase buffer size to 24, this fixes
-       buffer overflows when disassembling instructions like
-       ld (ix+123),0x23
-       * z80-dis.c (opc_ind, pref_xd_cb): Suppress '+' in an indexed
-       operand, if the offset is negative.
-
-2006-01-17  Arnold Metselaar  <arnoldm@sourceware.org>
-
-       * z80-dis.c (struct buffer, prt_d, prt_d_n, pref_xd_cb): Use
-       unsigned char to hold data to be disassembled.
-
-2006-01-17  Andreas Schwab  <schwab@suse.de>
-
-       PR binutils/1486
-       * disassemble.c (disassemble_init_for_target): Set
-       disassembler_needs_relocs for bfd_arch_arm.
-
-2006-01-16  Paul Brook  <paul@codesourcery.com>
-
-       * m68k-opc.c (m68k_opcodes): Fix opcodes for ColdFire f?abss,
-       f?add?, and f?sub? instructions.
-
-2006-01-16  Nick Clifton  <nickc@redhat.com>
-
-       * po/zh_CN.po: New Chinese (simplified) translation.
-       * configure.in (ALL_LINGUAS): Add "zh_CH".
-       * configure: Regenerate.
-
-2006-01-05  Paul Brook  <paul@codesourcery.com>
-
-       * m68k-opc.c (m68k_opcodes): Add missing ColdFire fdsqrtd entry.
-
-2006-01-06  DJ Delorie  <dj@redhat.com>
-
-       * m32c-desc.c: Regenerate.
-       * m32c-opc.c: Regenerate.
-       * m32c-opc.h: Regenerate.
-
-2006-01-03  DJ Delorie  <dj@redhat.com>
-
-       * cgen-ibld.in (extract_normal): Avoid memory range errors.
-       * m32c-ibld.c: Regenerated.
-
-For older changes see ChangeLog-2005
+For older changes see ChangeLog-2006
 \f
 Local Variables:
 mode: change-log
This page took 0.032574 seconds and 4 git commands to generate.