Fix "movnti"
authorAlan Modra <amodra@gmail.com>
Wed, 10 Jan 2001 00:24:43 +0000 (00:24 +0000)
committerAlan Modra <amodra@gmail.com>
Wed, 10 Jan 2001 00:24:43 +0000 (00:24 +0000)
include/opcode/ChangeLog
include/opcode/i386.h

index 11b2d9a7bb346eb39d841ebd5c17d9bcf6b2362e..561eeacd1175c0b11807976198be72686189e3c9 100644 (file)
@@ -1,3 +1,7 @@
+2001-01-10  Richard Schaal  <richard.schaal@intel.com>
+
+       * i386.h: Correct movnti instruction.
+
 2001-01-09  Jeff Johnston  <jjohnstn@redhat.com>
 
        * cgen.h (CGEN_SYNTAX_CHAR_TYPE): New typedef based on max number
@@ -20,7 +24,7 @@ Sat Dec 30 19:03:15 MET 2000  Jan Hubicka  <jh@suse.cz>
        add swapgs; disable jmp/call far direct instructions for
        64bit mode; add syscall and sysret; disable registers for 0xc6
        template.  Add 'q' suffixes to extendable instructions, disable
-       obsoletted instructions, add new sign/zero extension ones.
+       obsolete instructions, add new sign/zero extension ones.
        (i386_regtab): Add extended registers.
        (*Suf): Add No_qSuf.
        (q_Suf, wlq_Suf, bwlq_Suf): New.
index dd67c8658665378908ae2b03fa286974a25bd7c0..27e73fd66bcec558a71717acc678c0cd1ee649c7 100644 (file)
@@ -951,11 +951,11 @@ static const template i386_optab[] = {
 
 /* Pentium4 extensions.  */
 
-{"movnti",    2, 0x0fc3,    X, CpuP4, lq_Suf|Modrm,    { WordReg|WordMem, WordReg, 0 } },
-{"clflush",   1, 0x0fae,    7, CpuP4, FP|Modrm,        { ByteMem, 0, 0 } },
-{"lfence",    0, 0x0fae, 0xe8, CpuP4, FP|ImmExt,       { 0, 0, 0 } },
-{"mfence",    0, 0x0fae, 0xf0, CpuP4, FP|ImmExt,       { 0, 0, 0 } },
-{"pause",     0, 0xf390,    X, CpuP4, FP,              { 0, 0, 0 } },
+{"movnti",   2, 0x0fc3,    X, CpuP4, FP|Modrm,         { WordReg, WordMem, 0 } },
+{"clflush",  1, 0x0fae,    7, CpuP4, FP|Modrm,                 { ByteMem, 0, 0 } },
+{"lfence",   0, 0x0fae, 0xe8, CpuP4, FP|ImmExt,                { 0, 0, 0 } },
+{"mfence",   0, 0x0fae, 0xf0, CpuP4, FP|ImmExt,                { 0, 0, 0 } },
+{"pause",    0, 0xf390,    X, CpuP4, FP,               { 0, 0, 0 } },
 
 /* MMX/SSE2 instructions.  */
 
This page took 0.043575 seconds and 4 git commands to generate.