* m32r-opc.h (HAVE_CPU_M32R): Define.
authorDoug Evans <dje@google.com>
Thu, 29 Jan 1998 21:04:25 +0000 (21:04 +0000)
committerDoug Evans <dje@google.com>
Thu, 29 Jan 1998 21:04:25 +0000 (21:04 +0000)
opcodes/ChangeLog
opcodes/m32r-opc.h

index e640321a37b47ae0b37e76c47954c4da33b3a7a3..5722761f5b8912fde39be5fd16742a08a9ff4582 100644 (file)
@@ -1,3 +1,7 @@
+Thu Jan 29 13:02:56 1998  Doug Evans  <devans@canuck.cygnus.com>
+
+       * m32r-opc.h (HAVE_CPU_M32R): Define.
+
 start-sanitize-sky
 Wed Jan 28 13:46:19 1998  Doug Evans  <devans@canuck.cygnus.com>
 
@@ -6,6 +10,7 @@ Wed Jan 28 13:46:19 1998  Doug Evans  <devans@canuck.cygnus.com>
        * configure: Regenerate.
        * Makefile.am (ALL_MACHINES): Add dvp-{dis,opc}.lo.
        (dvp-dis.lo,dvp-opc.lo): Add rules for.
+       (mips-dis.lo): Compile with @archdefs@.
        * Makefile.in: Regenerate.
        * disassemble.c: Define ARCH_mips ifdef ARCH_dvp.
        * mips-dis.c (print_insn_little_mips): Check for DVP insns.
index ce2ffe4922612c0f9a0e2240a36b667695a15da9..62b3f6cc6fdc708f6b8571a3227483a2f5679cd4 100644 (file)
@@ -24,9 +24,13 @@ with this program; if not, write to the Free Software Foundation, Inc.,
 #define m32r_OPC_H
 
 #define CGEN_ARCH m32r
+
 /* Given symbol S, return m32r_cgen_<s>.  */
 #define CGEN_SYM(s) CGEN_CAT3 (m32r,_cgen_,s)
 
+/* Selected cpu families.  */
+#define HAVE_CPU_M32R
+
 #define CGEN_WORD_BITSIZE 32
 #define CGEN_DEFAULT_INSN_BITSIZE 32
 #define CGEN_BASE_INSN_BITSIZE 32
This page took 0.028664 seconds and 4 git commands to generate.