gas/testsuite/
authorH.J. Lu <hjl.tools@gmail.com>
Thu, 24 Jan 2008 15:11:35 +0000 (15:11 +0000)
committerH.J. Lu <hjl.tools@gmail.com>
Thu, 24 Jan 2008 15:11:35 +0000 (15:11 +0000)
2008-01-24  H.J. Lu  <hongjiu.lu@intel.com>

* gas/i386/x86-64-sib.s: Add tests for r12.

* gas/i386/x86-64-sib-intel.d: Updated.
* gas/i386/x86-64-sib.d: Likewise.

opcodes/

2008-01-24  H.J. Lu  <hongjiu.lu@intel.com>

* i386-dis.c (OP_E_extended): Handle r12 like rsp.

gas/testsuite/ChangeLog
gas/testsuite/gas/i386/x86-64-sib-intel.d
gas/testsuite/gas/i386/x86-64-sib.d
gas/testsuite/gas/i386/x86-64-sib.s
opcodes/ChangeLog
opcodes/i386-dis.c

index 01739e2aadc53cb7d0bcfb5ff84adbf946da7a0f..c13d97b2d435084e6a9344fb0e5eecc5fa007069 100644 (file)
@@ -1,3 +1,10 @@
+2008-01-24  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * gas/i386/x86-64-sib.s: Add tests for r12.
+
+       * gas/i386/x86-64-sib-intel.d: Updated.
+       * gas/i386/x86-64-sib.d: Likewise.
+
 2008-01-23  H.J. Lu  <hongjiu.lu@intel.com>
 
        * gas/i386/i386.exp : Run x86-64-arch-1 and x86-64-arch-10.
index 1ae72eabaee1085cd115c6007cb25a07d1dcdd57..85180b5a37564539ec36a1bcc5930ffd71392216 100644 (file)
@@ -28,9 +28,16 @@ Disassembly of section .text:
 [      ]*[a-f0-9]+:    8b 04 e3                mov    eax,DWORD PTR \[rbx\+riz\*8\]
 [      ]*[a-f0-9]+:    8b 04 24                mov    eax,DWORD PTR \[rsp\]
 [      ]*[a-f0-9]+:    8b 04 24                mov    eax,DWORD PTR \[rsp\]
+[      ]*[a-f0-9]+:    8b 04 24                mov    eax,DWORD PTR \[rsp\]
 [      ]*[a-f0-9]+:    8b 04 64                mov    eax,DWORD PTR \[rsp\+riz\*2\]
 [      ]*[a-f0-9]+:    8b 04 a4                mov    eax,DWORD PTR \[rsp\+riz\*4\]
 [      ]*[a-f0-9]+:    8b 04 e4                mov    eax,DWORD PTR \[rsp\+riz\*8\]
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    eax,DWORD PTR \[r12\]
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    eax,DWORD PTR \[r12\]
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    eax,DWORD PTR \[r12\]
+[      ]*[a-f0-9]+:    41 8b 04 64             mov    eax,DWORD PTR \[r12\+riz\*2\]
+[      ]*[a-f0-9]+:    41 8b 04 a4             mov    eax,DWORD PTR \[r12\+riz\*4\]
+[      ]*[a-f0-9]+:    41 8b 04 e4             mov    eax,DWORD PTR \[r12\+riz\*8\]
 [      ]*[a-f0-9]+:    8b 04 25 e2 ff ff ff    mov    eax,DWORD PTR ds:0xffffffffffffffe2
 [      ]*[a-f0-9]+:    8b 04 65 e2 ff ff ff    mov    eax,DWORD PTR \[riz\*2-0x1e\]
 [      ]*[a-f0-9]+:    8b 04 a5 e2 ff ff ff    mov    eax,DWORD PTR \[riz\*4-0x1e\]
@@ -50,4 +57,10 @@ Disassembly of section .text:
 [      ]*[a-f0-9]+:    8b 04 64                mov    eax,DWORD PTR \[rsp\+riz\*2\]
 [      ]*[a-f0-9]+:    8b 04 a4                mov    eax,DWORD PTR \[rsp\+riz\*4\]
 [      ]*[a-f0-9]+:    8b 04 e4                mov    eax,DWORD PTR \[rsp\+riz\*8\]
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    eax,DWORD PTR \[r12\]
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    eax,DWORD PTR \[r12\]
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    eax,DWORD PTR \[r12\]
+[      ]*[a-f0-9]+:    41 8b 04 64             mov    eax,DWORD PTR \[r12\+riz\*2\]
+[      ]*[a-f0-9]+:    41 8b 04 a4             mov    eax,DWORD PTR \[r12\+riz\*4\]
+[      ]*[a-f0-9]+:    41 8b 04 e4             mov    eax,DWORD PTR \[r12\+riz\*8\]
 #pass
index f6d73159c768f106b229ffb32c6896a8ee020d55..3926624d25532104b1f06b5d6f950bfbb2015255 100644 (file)
@@ -27,9 +27,16 @@ Disassembly of section .text:
 [      ]*[a-f0-9]+:    8b 04 e3                mov    \(%rbx,%riz,8\),%eax
 [      ]*[a-f0-9]+:    8b 04 24                mov    \(%rsp\),%eax
 [      ]*[a-f0-9]+:    8b 04 24                mov    \(%rsp\),%eax
+[      ]*[a-f0-9]+:    8b 04 24                mov    \(%rsp\),%eax
 [      ]*[a-f0-9]+:    8b 04 64                mov    \(%rsp,%riz,2\),%eax
 [      ]*[a-f0-9]+:    8b 04 a4                mov    \(%rsp,%riz,4\),%eax
 [      ]*[a-f0-9]+:    8b 04 e4                mov    \(%rsp,%riz,8\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    \(%r12\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    \(%r12\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    \(%r12\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 64             mov    \(%r12,%riz,2\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 a4             mov    \(%r12,%riz,4\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 e4             mov    \(%r12,%riz,8\),%eax
 [      ]*[a-f0-9]+:    8b 04 25 e2 ff ff ff    mov    0xffffffffffffffe2,%eax
 [      ]*[a-f0-9]+:    8b 04 65 e2 ff ff ff    mov    -0x1e\(,%riz,2\),%eax
 [      ]*[a-f0-9]+:    8b 04 a5 e2 ff ff ff    mov    -0x1e\(,%riz,4\),%eax
@@ -49,4 +56,10 @@ Disassembly of section .text:
 [      ]*[a-f0-9]+:    8b 04 64                mov    \(%rsp,%riz,2\),%eax
 [      ]*[a-f0-9]+:    8b 04 a4                mov    \(%rsp,%riz,4\),%eax
 [      ]*[a-f0-9]+:    8b 04 e4                mov    \(%rsp,%riz,8\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    \(%r12\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    \(%r12\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 24             mov    \(%r12\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 64             mov    \(%r12,%riz,2\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 a4             mov    \(%r12,%riz,4\),%eax
+[      ]*[a-f0-9]+:    41 8b 04 e4             mov    \(%r12,%riz,8\),%eax
 #pass
index 38f4241a96775d0bb762bc8b02355c403cb4287d..9562bb9117f15671868fc336d7cbde9e8bec7887 100644 (file)
@@ -22,10 +22,17 @@ foo:
        mov     (%rbx,%riz,4),%eax
        mov     (%rbx,%riz,8),%eax
        mov     (%rsp),%eax
+       mov     (%rsp,%riz),%eax
        mov     (%rsp,%riz,1),%eax
        mov     (%rsp,%riz,2),%eax
        mov     (%rsp,%riz,4),%eax
        mov     (%rsp,%riz,8),%eax
+       mov     (%r12),%eax
+       mov     (%r12,%riz),%eax
+       mov     (%r12,%riz,1),%eax
+       mov     (%r12,%riz,2),%eax
+       mov     (%r12,%riz,4),%eax
+       mov     (%r12,%riz,8),%eax
        .intel_syntax noprefix
         mov    eax,DWORD PTR [riz*1-30]
         mov    eax,DWORD PTR [riz*2-30]
@@ -46,4 +53,9 @@ foo:
         mov    eax,DWORD PTR [rsp+riz*2]
         mov    eax,DWORD PTR [rsp+riz*4]
         mov    eax,DWORD PTR [rsp+riz*8]
-       .p2align 4
+        mov    eax,DWORD PTR [r12]
+        mov    eax,DWORD PTR [r12+riz]
+        mov    eax,DWORD PTR [r12+riz*1]
+        mov    eax,DWORD PTR [r12+riz*2]
+        mov    eax,DWORD PTR [r12+riz*4]
+        mov    eax,DWORD PTR [r12+riz*8]
index 81b4003f1aa6c7fa84d5afbf91cbd8a2af443e17..92d72fe10d9f58933186398647e9bb3d6ef91e7a 100644 (file)
@@ -1,3 +1,7 @@
+2008-01-24  H.J. Lu  <hongjiu.lu@intel.com>
+
+       * i386-dis.c (OP_E_extended): Handle r12 like rsp.
+
 2008-01-23  H.J. Lu  <hongjiu.lu@intel.com>
 
        * i386-gen.c (cpu_flag_init): Add CpuLM to CPU_GENERIC64_FLAGS.
index d237b626a7b6a1f20d57992db51ad95b817e980d..4f14a327efaa65a615c2afe68be132bc7b828d0e 100644 (file)
@@ -6645,7 +6645,7 @@ OP_E_extended (int bytemode, int sizeflag, int has_drex)
       int havebase;
       int haveindex;
       int needindex;
-      int base;
+      int base, rbase;
       int index = 0;
       int scale = 0;
 
@@ -6667,7 +6667,7 @@ OP_E_extended (int bytemode, int sizeflag, int has_drex)
          haveindex = index != 4;
          codep++;
        }
-      base += add;
+      rbase = base + add;
 
       /* If we have a DREX byte, skip it now 
         (it has already been handled) */
@@ -6680,7 +6680,7 @@ OP_E_extended (int bytemode, int sizeflag, int has_drex)
       switch (modrm.mod)
        {
        case 0:
-         if ((base & 7) == 5)
+         if (base == 5)
            {
              havebase = 0;
              if (address_mode == mode_64bit && !havesib)
@@ -6710,7 +6710,7 @@ OP_E_extended (int bytemode, int sizeflag, int has_drex)
                  || (havesib && (haveindex || scale != 0)));
 
       if (!intel_syntax)
-       if (modrm.mod != 0 || (base & 7) == 5)
+       if (modrm.mod != 0 || base == 5)
          {
            if (havedisp || riprel)
              print_displacement (scratchbuf, disp);
@@ -6738,7 +6738,7 @@ OP_E_extended (int bytemode, int sizeflag, int has_drex)
          *obufp = '\0';
          if (havebase)
            oappend (address_mode == mode_64bit && (sizeflag & AFLAG)
-                    ? names64[base] : names32[base]);
+                    ? names64[rbase] : names32[rbase]);
          if (havesib)
            {
              /* ESP/RSP won't allow index.  If base isn't ESP/RSP,
@@ -6769,7 +6769,7 @@ OP_E_extended (int bytemode, int sizeflag, int has_drex)
                }
            }
          if (intel_syntax
-             && (disp || modrm.mod != 0 || (base & 7) == 5))
+             && (disp || modrm.mod != 0 || base == 5))
            {
              if (!havedisp || (bfd_signed_vma) disp >= 0)
                {
@@ -6795,7 +6795,7 @@ OP_E_extended (int bytemode, int sizeflag, int has_drex)
        }
       else if (intel_syntax)
        {
-         if (modrm.mod != 0 || (base & 7) == 5)
+         if (modrm.mod != 0 || base == 5)
            {
              if (prefixes & (PREFIX_CS | PREFIX_SS | PREFIX_DS
                              | PREFIX_ES | PREFIX_FS | PREFIX_GS))
This page took 0.028417 seconds and 4 git commands to generate.