gdb/riscv: Use legacy register numbers in default target description
[deliverable/binutils-gdb.git] / gdb / features / riscv /
drwxr-xr-x   ..
-rw-r--r-- 2543 32bit-cpu.c
-rw-r--r-- 2004 32bit-cpu.xml
-rw-r--r-- 18099 32bit-csr.c
-rw-r--r-- 9979 32bit-csr.xml
-rw-r--r-- 2970 32bit-fpu.c
-rw-r--r-- 2393 32bit-fpu.xml
-rw-r--r-- 2543 64bit-cpu.c
-rw-r--r-- 2004 64bit-cpu.xml
-rw-r--r-- 18099 64bit-csr.c
-rw-r--r-- 9979 64bit-csr.xml
-rw-r--r-- 3375 64bit-fpu.c
-rw-r--r-- 2557 64bit-fpu.xml
-rwxr-xr-x 737 rebuild-csr-xml.sh
This page took 0.027206 seconds and 5 git commands to generate.